Direto de Taiwan, surgiu informações confidenciais sobre uma apresentação que "passou " pelos oficiais da TSMC, a fábrica favorita da NVIDIA para fabricar seus chips.
A apresentação caiu nas mãos de alguém que teve como objetivo mostrar os planos da NVIDIA para fabricar chips de alta densidade x86, algo ráro vindo de umaempresa sem essa licença, mas lógico no caso da TSMC nunca ter feito uma CPU grande.
O chip tem o nome interno "NPU", uma espécie de alusão a "NVIDIA Processing Unit".
A arquitetura é baseada em algo que vimos na célula mais arriscada, tendo, 64 "núcleos CUDA", 86 pipeline curtas e 16 KB de cache L1, em quatro grupos de 16 cada. Cada grupo de quatro é um núcleo lógico com 1MB de cache L1, tudo corre há 2.400Mhz, pelo menos internamente.
O mais interessante dos slides vazados são duas coisas em particular.
Em primeiro lugar, com os núcleos CUDAEXT1, conjunto de instruções que parece servir para acelerar certas aplicações, e não seria muito razoável pensar em PhysX. Em segundo lugar, a cereja do bolo, o "NVIDIA Thread Unificador", indicando pelo nome, como uma espécie de Hyper-Threading, pelo contrário, pensou-se natecnologia da AMD há alguns anos. Este último parece ser o raciocínio lógico de muitos núcleos de silício.
Ainda não temos detalhes sobre, se essa idéia ainda é válida, porque a data de slides apartir de 2009, veio com a trilha de "Confidencial".
Talvez o amor da NVIDIA e VIA, há muito tempo tem um efeito que desapareceu como vapor.
por Devil Hell, fonte: Chw
Nenhum comentário:
Postar um comentário